Однако два нижних диапазона работать не будут,Это почему же? По блок схеме можно подключать N делитель как прямо к выходу VCO так и после выходных делителей. Как схему настроить так и будет.
2) В вашей схеме на один вход ФЧД через НЧ-фильтр подаётся синус, а на второй вход - меандр. Как-то не кошерно получается.Я же не схему рисовал, а блок-схему. Что в качестве ФЧД применять еще совсем не ясно. После формирующего фильтра ДДС можно триггер шмидта поставить или компаратор, но обычно хватало одного каскада усиления на транзисторе. Все схемы ФЧД на дискретных Д-триггерах что мне попадались были 5-волтьтовые, я же планирую применять 3-вольтовую логику чтобы не усложнять питание. Может получится без усилителя обойтись. А вот без фильтра после ДДС не получится- там ступенчатое напряжение, ФЧД на него реагирует очень странно, проверено.
ЦитироватьОднако два нижних диапазона работать не будутЭто почему же? По блок-схеме можно подключать N делитель как прямо к выходу VCO так и после выходных делителей. Как схему настроить так и будет
Добавил. А, я понял, вы будете сравнивать 4400, а выводить 137? Ну, что реально круто!Опять что то не то Вы поняли. Выводить на штатные выходы 4350 я буду частоты от 4400 до 135 МГц. При этом предполагаю 4400-2200 выводить через одну пару выводов, пусть это будет OutA, а остальные поддиапазоны 2200-1100 и ниже- через вторую пару OutB. Это позволит поставить коммутируемый гармониковый фильтр на дешевых переключателях от антенн WiFi роутеров или PIN диодов DISEQ переключателей на OutB а потом сложить фильтрованный выход нижних диапазонов с диапазоном 4.4-2.2 ГГц на диплексоре. Я к сожалению нахлебался с гармоникаим 4350 в китайских синтезаторах и поэтому хочу их отфильтровать, иначе это будет не ГСС а непонятно что.
Это позволит поставить коммутируемый гармониковый фильтр на дешевых переключателях от антенн WiFi роутеров или PIN диодов DISEQ переключателей на OutB а потом сложить фильтрованный выход нижних диапазонов с диапазоном 2.2-4.4 ГГц на диплексоре
Не рекомендую управлять 4350 по входу Fref от DDS - постоянные проблемы из за спуров ддс будут. Или хотя бы зафильтровать выход ДДС целочисленной петлей ФАПЧ с умножением на 2 или на 4 для очистки спектра от спуров. Все таки на выходе дешевых ДДС всего 10-битный преобразователь, а это говорит об очень плохом уровне шумов если сигнал использовать в качестве опоры
На блок-схему можно посмотреть? И что за переключатели?Блок-схема стандартная для switched filter bank. Вот как пример для МАХ 2871.
То есть у вас выход DDS фильтруется НЧ-фильтром с полосой 0-25 МГц, и спуры вашего DDS вам нисколько не мешают, а вот у меня выход DDS фильтруется узкополосным полосовым фильтром 4 МГц ± 1 кГц - мои спуры будут мне мешать? Где логика?Различе в том, что в моей блок-схеме и шумный VCO и шумный ДДС сидят в одном плече фазового детектора и сравниваются и чистым сигналом опоры ( если SI5351 ее не загадит но это еще буду проверять). И петля фапч чистит весь спектр. А в Вашем случае грязный ДДС сидит во втором плече ФЧД и сравнивается грязный сигнал VCO c грязным сигналом опорной частоты. Если же без ДДС в опорном плече не обойтись, то там зачищающую дополнительную фапч делают как можно более узкополосной - десятки кГц и менее. Найти такой кварцевый фильтр да еще и перестраиваемый ( следящий за частотой ДДС) будет очень сложно.
Поскольку в основном доступны свичи SP2T, то фильтр видится в виде трех секций последовательно по две переключаемые ветви. Т.е. первая ветвь 1100-2200 и 550-1100, вторая 275-550 и байпасс ( просто линия). Третья секция 135-275 и байпасс
ЦитироватьТо есть у вас выход DDS фильтруется НЧ-фильтром с полосой 0-25 МГц, и спуры вашего DDS вам нисколько не мешают, а вот у меня выход DDS фильтруется узкополосным полосовым фильтром 4 МГц ± 1 кГц - мои спуры будут мне мешать? Где логика?Различие в том, что в моей блок-схеме и шумный VCO и шумный ДДС сидят в одном плече фазового детектора и сравниваются с чистым сигналом опоры (если SI5351 ее не загадит но это еще буду проверять). И петля фапч чистит весь спектр. А в Вашем случае грязный ДДС сидит во втором плече ФЧД и сравнивается грязный сигнал VCO c грязным сигналом опорной частоты. Если же без ДДС в опорном плече не обойтись, то там зачищающую дополнительную фапч делают как можно более узкополосной - десятки кГц и менее. Найти такой кварцевый фильтр да еще и перестраиваемый (следящий за частотой ДДС) будет очень сложно
Чёт вы там совсем запроектировались :-).Сорри, пятница вечер, смотрел на схему фирменного генератора с делителем между каскадами фильтра и механически скопировал, забыв что у нас внутренний делитель.
Ну я же сказал, "у меня выход DDS фильтруется узкополосным полосовым фильтром 4 МГц ± 1 кГц". Откуда возьмутся спуры?Т.е частота фильтра ака опорная частота синтезатора 4 МГц а полоса 1 кГц? Ну тогда да, спуров будет мало, но это все равно не отменяет шумовой уровень 10 битного ЦАПа ДДС. Вот гляньте на 9 картинку https://www.analog.com/en/analog-dialogue/articles/all-about-direct-digital-synthesis.html Хотя там спектр AD9834 который немного по-лучше чем 9833 или 9832. И это все добро будет умножаться в петле на 20 логарифмов соотношения частот опоры и синтезатора. Если уж так хочется управлять опорной частотой, я бы в этом случае применил VCXO управляемый от того же ДДС. В этом случае хоть бы спуров не было. Ну и проблема поддиапазонов adf 4351 - когда изменение опоры выведет VCO из диапазона вниз по напряжению управления, то lock detect не пропадет, а спектр испортится до безобразия. Надо как то контролировать напряжение управления в петле для перекалибровки поддиапазона.
Чёт вы там совсем запроектировались :-).Сорри, пятница вечер, смотрел на схему фирменного генератора с делителем между каскадами фильтра и механически скопировал, забыв что у нас внутренний делитель
ЦитироватьНу я же сказал, "у меня выход DDS фильтруется узкополосным полосовым фильтром 4 МГц ± 1 кГц". Откуда возьмутся спуры?Т.е частота фильтра ака опорная частота синтезатора 4 МГц а полоса 1 кГц? Ну тогда да, спуров будет мало, но это все равно не отменяет шумовой уровень 10 битного ЦАПа ДДС
Ну слушайте, цифровые шумы DDS, по теории uLSB/sqrt(12), размазаны по полосе 10 МГц.Вот в том, что размазаны, я не уверен. Скорее наоборот, энергия концентрирована в спурах. Хотя была одна идея как с такими спурами бороться - дробный делитель на ДДС. Берется ДДС с возможностью переключать FTW регистры внешним сигналом. Записывается в два FTW две близких частоты. После формирующего ФНЧ на выходе ДДС стоит компаратор, с которого цифровой сигнал идет на дельта-сигма модулятор как в обычной дробной фапч. Выход модулятора через аппаратный вход переключает FTW регистры. Такой режим возможен для 9832 и 9834 ДДС. Поскольку частоты относительно небольшие, то дельта-сигма модулятор можно организовать программно на таймерах внутри управляющего контроллера. Не знаю, справится ли атмега, но STM32 успевает. Спуры размазывает по спектру, шаг перестройки вообще можно получить миллигерцовый.