Материал лежит на столе - теперь надо до почты добраться ...
Спасибо большое за предложение, жду материал для изготовления макета платы!
Тем временем посчитал топологию выходной согласующей цепи по данным на транзистор в pdf. Развел эту часть платы в Layout..
Мучают сомнения в правильности согласования, так как данные по Zвх, Z вых транзистора использовались для частоты 1500 МГц. Эти параметры есть в документации и для 1300 МГц (можно увидеть на диаграмме Смита). Но как пересчитать длины линий, и их волновые сопротивления под заданные Z,- пока не разобрался

Установил себе пакет MWO,-на пол года изучать хватит!

Кто владеет MWO, подскажите пожалуйста какими средствами расчитать топологию СЦ, под заданные Z ? S-параметры для этого транзистора не приведены. Есть только полные сопротивления на диаграмме Смита в полосе 1400-1700 МГц (на 1300 можно догадаться апроксимацией).
Или проще посчитать другими средствами, например SMITH CHART? У меня демоверсия (патч не пошел), да и нудно очень подбирать вручную параметры СЦ...
Помогите кто может!!

73! Павел US4ICI